|
|
|
הוסיפו מידע על מעסיק
|
|
מהנדס FPGA
|
|
שאלות מראיונות עבודה לתפקיד
|
|
|
|
|
|
|
Theworker >
חומרה
>
פירוט שאלות מראיונות עבודה לתפקיד מהנדס FPGA
פירוט שאלות מראיונות עבודה לתפקיד מהנדס FPGA
140 - 131 מתוך 150
|
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת אינטל
יוני 2016
|
05.10.2016
|
|
|
| פרטים לגבי התהליך |
שני ראיונות כאשר בסופם ישנה הצעת עבודה.
עברתי את הראיון הראשון ונכשלתי בשני. |
|
| שאלות מתוך הראיון |
1. קבלת וקטור של 8 ביטים והוצאת כמות האחדות בו - לא על ידי Full Adders או מפת קרנו.
2. מימוש fifo בחומרה - דגש על כיצד בונים את האותות המראים על full וempty.
3. 8. חידה: 25 סוסים, מירוץ של 5 סוסים כל פעם. מה מינימום המירוצים בהן ניתן לבדוק מי ה3 הכי מהירים. (לא ניתן לבדוק זמנים, רק מיקום) (כל סוס לבדוק האם יש 3 מהירים יותר ממנו) |
|
| תשובות |
הוסף תשובה
|
לצפיה בתשובות
|
|
|
|
|
| |
אוקטובר 2016
|
| |
1. שימוש בrom - הרום מכיל את כמות האחדות שבכתובת. הוקטור הוא הכתובת לrom.
2. שימוש בציקליות - full -> האם next+1==first.
3. כל סוס לבדוק האם יש 3 מהירים יותר ממנו.
לאחר 5 המירוצים הראשונים ניתן לפסול את השניים האחרונים מכל מירוץ.
אחרי כן מירוץ של חמשת הראשונים מכל מירוץ - ניתן לפסול את שני האחרונים וכל הסוסים שהשתתפו במירוץ בו הגיעו ראשונים. וכו...
|
| |
|
| |
אפריל 2018
|
| |
סהכ 9 מירוצים.
|
| |
|
| |
|
|
|
הוסף מידע על החברה
|
עוד מידע על אינטל :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת מלאנוקס
מאי 2016
|
19.09.2016
|
|
|
| פרטים לגבי התהליך |
ראיון של שעתיים אני זוכר רק שאלה אחת |
|
| שאלות מתוך הראיון |
יש רכיב שמקבל שני מספרים ומחזיר מינימון ומקסימום.
סדר 6 מספרים מהגדול לקטן במינימום רכיבים כאלה |
|
|
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על מלאנוקס :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת אינטל
ינואר 2014
|
05.09.2016
|
|
|
| פרטים לגבי התהליך |
Interview simple, but right on target. |
|
| שאלות מתוך הראיון |
Design a clock divide-by-3 circuit with 50% duty cycle with minimum hardware |
|
| תשובות |
הוסף תשובה
|
לצפיה בתשובות
|
|
|
|
|
| |
ספטמבר 2016
|
| |
2.Then use a falling edge of clock to sample one of the counter bits and generate a delayed version, combine the rising edge bits and falling edge bit in a way that will generate a divide-by-3 output.
|
| |
|
| |
|
|
|
הוסף מידע על החברה
|
עוד מידע על אינטל :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת אלישרא
אוגוסט 2016
|
05.08.2016
|
|
|
| פרטים לגבי התהליך |
3 ראיונות כולל מנכ"ל, ראיון מקצועי וhr |
|
| שאלות מתוך הראיון |
רק על פרויקטים שעשיתי בעבודה קודמת, התעמקו בפרויקטים הקשורים לפיתוח לfpga. |
|
|
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על אלישרא :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת אינטל
נובמבר 2002
|
29.06.2016
|
|
|
| פרטים לגבי התהליך |
התהליך הסתיים מהר ביוזמתי |
|
| שאלות מתוך הראיון |
ספר על התמודדות עם בעיה מקצועית שנתקלת בה |
|
|
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על אינטל :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת אינטל
ינואר 2015
|
19.05.2016
|
|
|
| פרטים לגבי התהליך |
ראיון ראשון, שלחתי קוח דרך האתר |
|
| שאלות מתוך הראיון |
ביקשו לבנות מכונת מצבים לגלות סידרה 101 |
|
|
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על אינטל :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת קומטק
דצמבר 2015
|
04.02.2016
|
|
|
| פרטים לגבי התהליך |
בעיקר שאלות מקצועיות |
|
| שאלות מתוך הראיון |
המרה מהירה של ערך של וקטור (למשל חצי ערך) |
|
| תשובות |
הוסף תשובה
|
לצפיה בתשובות
|
|
|
|
|
| |
פברואר 2016
|
| |
שימוש ברכיב זיכרון כאשר הוקטור הוא הכתובת לזיכרון והתוצאה מהזיכרון היא ההמרה.
|
| |
|
| |
|
|
|
הוסף מידע על החברה
|
עוד מידע על קומטק :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת רפאל
ינואר 2015
|
05.12.2015
|
|
|
| פרטים לגבי התהליך |
ראיון ע"י 2 ראשי צוות |
|
| שאלות מתוך הראיון |
Construct a "divisible-by-3" FSM that accepts a binary number entered one bit at a time, most significant bit first, and indicates with a light if the number entered so far is divisible by 3. |
|
| תשובות |
הוסף תשובה
|
לצפיה בתשובות
|
|
|
|
|
| |
דצמבר 2015
|
| |
Draw a state transition diagram for your FSM indicating the initial state and for which states the light should be turned on. Hint: the FSM has 3 states.
|
| |
|
| |
|
|
|
הוסף מידע על החברה
|
עוד מידע על רפאל :
|
|
|
יש לכם מה להוסיף ?
|
|
|
|
|
|